# 第5章 总线及其形成



# 本章要点

本章在讲解总线的定义及分类的基础上,讨论总线结构和时序、系统总线的形成方法。

#### 本章主要内容有:

- **总线定义及分类**
- 几种常用芯片
- > 8086的引脚功能及时序
- > 系统总线的形成
- > 8088与8086的差异

# 第5章 总线及其形成



#### 主要问题:

- ➤ 掌握8086/8088CPU的引脚信号的含义;
- 理解两种工作方式下地址总线、数据总线、控制总线,并构成最小方式和最大方式系统;
- 掌握总线周期概念以及系统的读/写时序、中断响应时序等,为后续章节存储器电路设计以及 I/O接口电路设计打下良好的基础。



- 1、总线定义
- 总线是一组公用导线,是计算机系统的重要组成部分。
- 是计算机系统中模块(或子系统)之间传输数据、地址和控制信息的公共通道。
- 通过总线,可以实现各部件之间的数据和命令的传输。



在目前的微机系统中,均采用标准化总线结构。

### 采用标准总线具有下列优点:

- > 简化系统结构
- 简化软、硬件设计
- **> 易于系统扩展**
- **一便于系统更新**
- > 便于调试和维修



#### 2、总线的分类

总线的分类方法很多,按功能层次可以把 总线分成下列四类。

- > 片内总线
- > 元件级总线
- > 系统总线
- > 通信总线



#### 系统总线相关问题

① 系统总线

微处理器级总线负载能力弱,加之部分引脚采用复用引脚,微处理器必须通过微处理器级总线和其它逻辑电路连接组成主机板系统,形成系统级总线,简称系统总线。







- ② 总线控制逻辑
- 微处理器级总线和系统级总线之间的接口逻辑电路称为总线控制逻辑。总线控制逻辑中的驱动器是为了提高总线的驱动电流的能力和承受电容负载的能力。
- 在8086/8088系统中,由于CPU采用分时复用的地址/数据总线,而在执行对存储器读写或对I/O设备输入输出的总线周期中,要求地址信息一直保持有效。因此总线控制逻辑还必须完成对分时复用的地址/数据总线中地址信息的锁存,以实现地址总线和数据总线的分离。



本章涉及到的总线及其形成,主要针对系统总线。

在系统总线形成中,经常使用的芯片:

- > 三态门
- > 双向三态门
- 带有三态门输出的锁存器



## 1. 三态门 典型芯片74LS244 三态门的输出Y由G控制





| 2                                                    | 1A1                                  | 1Y1                      | 18               |
|------------------------------------------------------|--------------------------------------|--------------------------|------------------|
| 4                                                    | 1A2                                  | 1Y2                      | 16               |
| 6                                                    | 1A3                                  | 1Y3                      | 14               |
| 8                                                    | 1A4                                  | 1Y4                      | 12               |
| $ \begin{array}{r}                                 $ | 2A1<br>2A2<br>2A3<br>2A4<br>1G<br>2G | 2Y1<br>2Y2<br>2Y3<br>2Y4 | 9<br>7<br>5<br>3 |

74LS244逻辑及引脚

#### 74LS244功能

| $\overline{G}$ | A   | Y  |  |
|----------------|-----|----|--|
| 0              | 0   | 0  |  |
| 0              | 1 1 |    |  |
| 1              | X   | 高阻 |  |

在实际应用中可作为地址总线 或控制总线的驱动芯片,也可 用为输入端口的接口芯片。



### 2. 双向三态门 典型芯片74LS245





G=1时,A组和B组均为三态

G=0时,DIR控制数据方向



| 2<br>3<br>4<br>5<br>6<br>7<br>8<br>9 | $egin{array}{c} A_0 \ A_1 \ A_2 \ A_3 \ A_4 \ A_5 \ A_6 \ A_7 \ \end{array}$ | $egin{array}{c} B_0 \\ B_1 \\ B_2 \\ B_3 \\ B_4 \\ B_5 \\ B_6 \\ B_7 \\ \end{array}$ | 18<br>17<br>16<br>15<br>13<br>14<br>12<br>11 |
|--------------------------------------|------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|----------------------------------------------|
| <u>19</u> <u>1</u>                   | Ē<br>DIR                                                                     |                                                                                      |                                              |

74LS245逻辑及引脚

#### 74LS245功能

| E | DIR | 方 向         |
|---|-----|-------------|
| 0 | 0   | <b>A←</b> B |
| 0 | 1   | A → B       |
| 1 | X   | A、B 边均为高阻   |

在实际应用中可作为数据总线双向驱动器、地址总线或控制总线单向驱动 以及输入端口的接口芯片。



### 3. 带用三态门输出的锁存器







### 74LS373是八D锁存器

#### 74LS373功能

| ŌE | G | Di | Qi  |
|----|---|----|-----|
| 0  | 1 | 0  | 0   |
| 0  | 1 | 1  | 1   |
| 0  | 0 | X  | 保持  |
| 1  | X | X  | 为高阻 |

 $(i = 0 \sim 7)$ 

74LS373逻辑及引脚

在实际应用中可作为地址总线或控制 总线单向驱动锁存以及输出端口的接 口芯片。



### 4. 带有三态门输出的触发器

#### 八 D 触发器

典型芯片74LS374(沿触发)



真值表:

LS374

| Dn | LE | OE | On |
|----|----|----|----|
| Н  | կ  | L  | Ι  |
| L  | կ  | L  | L  |
| Х  | Х  | Η  | Z* |



下一节

8086的引脚功能及时序